线上期刊服务咨询,发表咨询:400-808-1701 订阅咨询:400-808-1721

LRU—Assist:一种高效的Cache漏流功耗控制算法

张承义; 张民选; 邢座程; 王永文 电子学报 2006年第09期

摘要:随着集成电路制造工艺进入超深亚微米阶段,漏电流功耗在微处理器总功耗中所占的比例越来越大,在开发新的低漏流工艺和电路技术之外,如何在体系结构级控制和优化漏流功耗成为业界研究的热点.Cache在微处理器中面积最大,是进行漏流控制的首要部件.LRU是组相联Cache最常用的替换算法,而研究发现,访存操作命中LRU后半区的概率很低.LRU—Assist算法以Drowsy Cache、Cache Decay等控制策略为基础,在保证处理器性能不受影响的前提下,利用既有的LRU信息把Cache的关闭率平均提高了15%,大大降低了漏电流功耗.

关键词:微处理器cache功耗漏电流

单位:国防科技大学计算机学院610室; 湖南长沙410073

注:因版权方要求,不能公开全文,如需全文,请咨询杂志社

电子学报

北大期刊

¥1272.00

关注 25人评论|0人关注