线上期刊服务咨询,发表咨询:400-808-1701 订阅咨询:400-808-1721

DReAC:一种新型动态可重构协处理器

宋宇鲲; 高明伦; 邓红辉; 王锐; 胡永华 电子学报 2007年第05期

摘要:本文提出了一种应用于数据并行和高密度计算任务的新型动态可重构协处理器——DReAC.DReAC可以独立地以并行或流水工作模式重构协处理器内部数据路径,完成主处理器分配的任务.DReAC由全局控制器、计算阵列和阵列数据缓冲区三部分组成.文中简要介绍了DReAC系统模型,并使用该模型模拟了部份典型算法在DReAC中的实现.仿真结果表明,在典型的多媒体和信号处理应用中,DReAC能够达到通用处理器的10倍以上的速度,甚至在某些应用中远优于其他可重构处理器的性能.

关键词:可重构协处理器并行计算流水计算

单位:合肥工业大学微电子设计研究所; 安徽合肥230009

注:因版权方要求,不能公开全文,如需全文,请咨询杂志社

电子学报

北大期刊

¥1272.00

关注 25人评论|0人关注