线上期刊服务咨询,发表咨询:400-808-1701 订阅咨询:400-808-1721

45nm低功耗、高性能Zipper CMOS多米诺全加器设计

汪金辉; 宫娜; 耿淑琴; 侯立刚; 吴武臣; 董利民 电子学报 2009年第02期

摘要:提出了电荷自补偿技术,此技术利用P型多米诺电路动态结点的放电对N型多米诺电路的动态结点充电,并在此技术基础上综合应用双阈值技术和多电源电压技术,设计了新型低功耗、高性能Zipper CMOS多米诺全加器.仿真过程中提出了功耗分布法,精确找到了电荷自补偿技术的最优路径.仿真结果表明,在相同的时间延迟下,与标准Zipper CMOS多米诺全加器、双阈值Zipper CMOS多米诺全加器、多电源电压Zipper CMOS多米诺全加器相比,新型Zipper CMOS多米诺全加器动态功耗分别减小了37%、35%和7%,静态功耗分别减小了41%,20%和43%.最后,分析并得到了新型全加器漏电流最低的输入矢量和时钟状态.

关键词:动态功耗静态功耗漏电流zippercmos多米诺全加器

单位:北京工业大学集成电路与系统研究室; 北京100022; 河北大学电子信息工程学院; 河北保定071002

注:因版权方要求,不能公开全文,如需全文,请咨询杂志社

电子学报

北大期刊

¥1272.00

关注 25人评论|0人关注