线上期刊服务咨询,发表咨询:400-808-1701 订阅咨询:400-808-1721

用于H.264编解码的面向HDTV应用的动态可重构多变换VLSI结构

洪琪; 曹伟; 童家榕 电子学报 2011年第05期

摘要:提出了一种新的支持MPEG-4 AVC/H.264标准4×4整数变换的动态可重构结构.首先,针对4×4正反变换分别推导了两个新的二维直接信号流图.进而设计了一个面向HDTV应用的动态可重构多变换结构.该结构无需转置寄存器且计算单元仅需16个加法器(减法器).采用0.18μm CMOS工艺实现了该电路结构.结果表明,最高工作频率可达200MHz,电路规模仅为5140门,最大功耗仅为15.64mW.在100MHz的时钟频率下工作,该电路即可实时处理HDTV 1080P的高质量视频序列.对比现有结构,在HDTV应用中,该结构在面积和功耗方面优势明显.

关键词:整数变换动态可重构结构信号流图

单位:复旦大学专用集成电路与系统国家重点实验室; 上海201203

注:因版权方要求,不能公开全文,如需全文,请咨询杂志社

电子学报

北大期刊

¥1272.00

关注 25人评论|0人关注