线上期刊服务咨询,发表咨询:400-808-1701 订阅咨询:400-808-1721

UPFC控制器IP设计

李兰英 沈艳红 电力系统保护与控制 2010年第11期

摘要:针对统一潮流控制器(UPFC)的物理模型控制系统实现时要求频率跟踪电网、幅值和相位连续可调的关键技术问题,采用现场可编程门阵列(FPGA)的设计方法,给出了UPFC物理模型控制系统的FPGA解决方案。阐述了其软硬件设计思想和方法,利用Altera公司的EDA开发工具QuartusⅡ,采用开关损耗最小脉宽调制(PWM)方法设计了一个基于Avalon总线接口的统一潮流控制器的IP核,给出了UPFCIP核的功能及其结构,对调制波幅值和相位设置、调制波寻址、数据查找及幅值计算等子模块进行了详细描述,并利用Simulator和嵌入式逻辑分析仪SignalTapⅡ进行了仿真验证。UPFC的FPGA解决方案使其整体性能大幅度提高。

关键词:统一潮流控制器现场可编程门阵列开关损耗最小脉宽调制ip核仿真

单位:哈尔滨理工大学计算机科学与技术学院 黑龙江哈尔滨150080

注:因版权方要求,不能公开全文,如需全文,请咨询杂志社

电力系统保护与控制

北大期刊

¥2020.00

关注 32人评论|1人关注