线上期刊服务咨询,发表咨询:400-808-1701 订阅咨询:400-808-1721

32位RISC处理器中系统控制协处理器的设计与实现

李奕磊 李东生 李军强 电子测试 2009年第04期

摘要:介绍了基于MIPS体系结构的系统控制协处理器设计与实现,整体结构主要包括翻译后援缓冲器、协处理器控制单元、中断例外管理单元以及协处理器寄存器单元。设计使用可综合的Verilog HDL语言描述,采用Altera公司的QuartusII7.2开发软件及该公司的StratixIIFPGA器件验证实现,并主要完成了协处理器寄存器的读/写,虚拟/物理地址的转换,以及对RISC处理器的中断例外控制等功能,同时通过仿真验证其功能的正确性。

关键词:系统控制协处理器risc处理器中断例外处理存储管理

单位:合肥电子工程学院工程实验中心 安徽合肥230037

注:因版权方要求,不能公开全文,如需全文,请咨询杂志社

电子测试

省级期刊

¥400.00

关注 42人评论|1人关注