首页 > 期刊 > 电子测试 > 用于CPT芯片级原子钟的滤波器设计 【正文】
摘要:长期稳定性优化是芯片级原子钟研究的难点问题,本文讨论了在CPT芯片级原子钟长期稳定性优化过程中,滤波器模块的设计原理和要点,并设计了适用于原子钟的巴特沃斯滤波器。最后,基于本实验室所研究的芯片钟系统对该滤波器进行了开环和闭环测试,所得到的千秒稳为6.62×10-12,万秒稳为1.16×10-11,天稳为6.71×10-12。
关键词:芯片钟 长期稳定性 滤波器
单位:北京大学信息科学技术学院电路与系统实验室
注:因版权方要求,不能公开全文,如需全文,请咨询杂志社
相关期刊
省级期刊
¥400.00