摘要:该文在对已有的拉格朗日立方插值滤波器Farrow结构进行分析和研究的基础上,使用了流水线技术和并行处理技术来提高滤波器的速度。在此基础上提出了基于快速FIR算法的结构,降低了并行的Farrow结构的复杂度。对该算法结构进行了仿真,并在FPGA上实现。分析结果表明,改进后的结构有更快的运行速度和更低的功耗。
关键词:全数字接收机 插值滤波器 farrow结构 快速fir算法
单位:西安电子科技大学微电子学院 西安710071 西安电子科技大学电子工程学院 西安710071
注:因版权方要求,不能公开全文,如需全文,请咨询杂志社