摘要:针对用于PCIE2.0物理层的8b/10b编码器及其扩展的16b/20b编码器,设计了一种新的实现方式.将8b/10b编码分为5b/6b编码和3b/4b编码两个子模块,根据PCIE2.0协议中规定的编码表采用极性分组和卡诺图化简的方式得到子模块逻辑表达式并组合实现8b/10b编码.然后分析了由其扩展的16b/20b编码器中3种不同流水线级数的实现方式,使用Synopsys的Design Compiler工具在SMIC55 nm工艺下进行综合,在250 M时钟频率下的组合逻辑资源面积仅为223μm~2,并根据综合结果分析了流水线级数对编码器性能的影响.
关键词:流水线设计 高速接口
单位:南开大学电子信息与光学工程学院; 天津300457; 中国科学院微电子研究所智能感知中心; 北京100029
注:因版权方要求,不能公开全文,如需全文,请咨询杂志社
相关期刊
Applied Geophysics Applied Mathematics and Mechanics Acta Mathematicae Applicatae Sinica Chinese Physics C Chinese Physics B Chinese Optics Letters Applied Mathematics:A Journal of Chinese Universities Acta Pharmacologica Sinica Chinese Journal of Chemical Physics Advances in Atmospheric Sciences