线上期刊服务咨询,发表咨询:400-808-1701 订阅咨询:400-808-1721

DSP数据通路基于累加器测试的结构可测性设计

肖继学 谢永乐 陈光 仪器仪表学报 2009年第11期

摘要:在综述VLSI结构可测性设计方法的基础上,提出了DSP数据通路基于累加器测试的结构可测性设计方案:利用选择器或三态门实现电路测试、工作模式的切换;在测试模式时,电路中的寄存器复用为扫描链以完成测试矢量的传送从而提高电路的可测试性能。基于本方案的FFT处理器、IIR滤波器、DF-FPDLMS自适应滤波器的数据通路的可测性设计,若忽略数据线延迟,其关键路径仅比原来的分别增加了1、2、0倍的选择器或三态门门延迟。实验表明,若字宽、阶数均为8,它们所需额外硬件开销分别为原来的5.416%、4.969%、4.783%,关键路径分别增加了1.839%、2.382%、0.036%。结果表明,该方案通用性好,扩展性强,额外硬件开销小,几乎不会影响原电路的性能。

关键词:dsp累加器可测性设计测试数据通路

单位:西华大学机械工程与自动化学院 成都610039 电子科技大学自动化工程学院 成都610054

注:因版权方要求,不能公开全文,如需全文,请咨询杂志社

仪器仪表学报

北大期刊

¥1560.00

关注 25人评论|0人关注