摘要:为确保电力通信系统数据的可靠传输,需要在数据链路中加入差错检测码。依据电子式电流互感器标准IEC60044-8的链路层规则,针对帧格式的CRC循环冗余校验码,在串行实现的基础上设计了8位并行CRC逻辑电路,并在FPGA上得到实现。与串行CRC相比,并行的编码速度大为提高。这种编码具有很高的实时性,满足了IEC60044-8标准所规定的快速性要求,达到了预定的目标,可方便地应用于电力通信系统,具有广泛的推广应用价值。
关键词:电子式电流互感器 电力系统 循环冗余校验 现场可编程门阵
单位:燕山大学信息科学与工程学院; 秦皇岛066004
注:因版权方要求,不能公开全文,如需全文,请咨询杂志社