线上期刊服务咨询,发表咨询:400-808-1701 订阅咨询:400-808-1721

自采样比例积分控制全数字锁相环的性能分析和实现

李亚斌; 彭咏龙; 李和明 中国电机工程学报 2005年第18期

摘要:提出了一种基于自采样比例积分(PI)控制的全数字锁相环(ADPLL),并对该锁相环进行了详细的理论分析和仿真验证,最后用现场可编程逻辑器件(FPGA)予以实现.由于采用了自采样比例积分控制策略,使该锁相环在不同的锁频点具有几乎相同形式的传递函数,有利于理论分析和环路设计.理论分析、仿真验证和试验结果都表明该全数字锁相环具有环路参数设计简单、跟踪范围广、跟踪速度快、系统稳定性好、控制灵活等优点.该设计方案可以作为一个子系统或功能模块用来构成片上系统(SoC),用以提高控制系统的可靠性、简化系统的硬件结构.

关键词:全数字锁相环自采样比例积分控制现场可编程逻辑器件片上系统

单位:华北电力大学电气工程学院; 河北省; 保定市; 071003

注:因版权方要求,不能公开全文,如需全文,请咨询杂志社

中国电机工程学报

北大期刊

¥2539.20

关注 23人评论|1人关注