摘要:提出一种基于部分TMR和逻辑门掩盖的FPGA抗辐射工艺映射算法FDRMap,以及一个基于蒙特卡洛仿真的并行错误注入和仿真平台.该平台和算法已经应用到复旦大学自主研发的FPGA芯片FDP4软件流程的工艺映射模块.实验结果表明,FDRMap能够在增加14.06%LUT数目的前提下,降低电路的抗辐射关键度32.62%;与单纯采用部分TMR的方法相比,在节省12.23%的LUT数目同时,还能额外降低电路关键度12.44%.
关键词:现场可编程门阵列 工艺映射 抗辐射 错误仿真 单粒子翻转
单位:复旦大学专用集成电路与系统国家重点实验室; 上海201203
注:因版权方要求,不能公开全文,如需全文,请咨询杂志社