摘要:从集成电路设计的角度,提出了一种基于非均匀同步过采样技术的谐波测量算法。通过合理设计过采样和降采样2个阶段中非均匀采样时钟频率的概率分布函数,使得频域的非均匀采样噪声可以被忽略。降采样得到的数据可以视为均匀同步采样的结果直接采用快速傅里叶变换进行分析,降低了对分析过程运算能力的要求。利用采样时钟的非均匀特性,大幅简化了延时锁定环路时钟产生电路的复杂度,降低了电路实现代价。仿真结果显示,算法大幅提高了谐波测量的精度。
关键词:非均匀同步过采样 延时锁定环路 概率分布函数 谐波测量 硬件实现
单位:浙江大学电气工程学院 浙江省杭州市310027 教育部射频电路与系统重点实验室、杭州电子科技大学 浙江省杭州市310018
注:因版权方要求,不能公开全文,如需全文,请咨询杂志社
相关范文
适合教育论文