线上期刊服务咨询,发表咨询:400-808-1701 订阅咨询:400-808-1721

一种基于FPGA的RS编译码器设计与实现

张鹏泉; 曹晓冬; 范玉进; 褚孝鹏; 刘博 电子测试 2016年第9X期

摘要:RS码是线性分组码中具有很强纠错能力的多进制BCH码,其在纠正随机错误和突发错误方面非常有效,因此被广泛应用于通信和数据存储系统。本文提出了一种实现复杂度低、高效率的RS编译码器实现电路,包含RS编码器、Horner准则的伴随式计算、BM算法、Chien搜索等模块,以RS(15,9)为例运用VHDL在ISE14.6软件环境下进行了功能仿真,结果与Matlab得到的理论结果一致。该方法适用于任意长度的RS编码,有着重要的应用价值。

关键词:伽罗华域bm算法chien搜索

单位:天津光电集团公司

注:因版权方要求,不能公开全文,如需全文,请咨询杂志社

电子测试

省级期刊

¥260

关注 42人评论|1人关注