首页 > 期刊 > 计算机工程与科学 > 面向高性能计算的流VLIW编译技术研究 【正文】
摘要:本文基于斯坦福大学设计的KernelC编译器ISCD,针对64位流处理器体系结构,设计实现了其核心VLIW编译器,并针对高性能计算应用需求进行优化,实现了分布式寄存器负载均衡和指令自动合并技术。实验结果表明,该编译器能够很好地开发程序中的并行性,具有较高的效率。
关键词:流处理器 vliw 编译 指令合并 寄存器负载
单位:国防科技大学计算机学院 湖南长沙410073
注:因版权方要求,不能公开全文,如需全文,请咨询杂志社
相关期刊
北大期刊
¥624.00