线上期刊服务咨询,发表咨询:400-808-1701 订阅咨询:400-808-1721

PCIExpress中2.5Gbps高速SerDes的设计与实现

王堃 许文强 马卓 计算机工程与科学 2009年第11期

摘要:PCIExpress是当前广泛应用的高速串行传输标准,其V1.0版本提供2.5Gbps的高速传输带宽。对于高速串行传输而言,精确的发送定时与接收同步是其关键技术。本文在详细分析PCIExpress物理层技术的基础上,特别针对串行接收端的数据时钟恢复CDR技术展开研究,采用基于锁相环结构的数据时钟恢复技术设计了一款2.5Gbps速率的高速物理层电路,并基于0.13μmCMOS工艺设计了版图实现。基于HSPICE的模拟结果表明,此设计完全满足了PCIExpress的要求,其抖动的均方根值为1.51ps,峰峰值为8.14ps。

关键词:pciexpressserdescmos

单位:海军驻西安导弹设备军事代表室 陕西西安710065 西安微电子技术研究所 陕西西安710065 国防科技大学计算机学院 湖南长沙410073

注:因版权方要求,不能公开全文,如需全文,请咨询杂志社

计算机工程与科学

北大期刊

¥624.00

关注 46人评论|5人关注