线上期刊服务咨询,发表咨询:400-808-1701 订阅咨询:400-808-1721

一款可综合全数字锁相环设计与分析

赵信 俞思辰 闵昊 王飙 黄永勤 计算机工程与科学 2015年第11期

摘要:全数字锁相环ADPLL拥有较高的集成度、灵活的配置性和快速的工艺可移植性,可以解决模拟电路中无源器件面积过大、抗噪声能力不强、锁定速度慢以及工艺的移植性差等瓶颈问题。在纳米工艺下,单级反相器的最小延时已经达到10ps以内,大大改善了全数字锁相环的抖动性能。提出了一款面向高性能微处理器应用的全数字锁相环结构,并对该结构进行了频域建模和噪声分析。该结构完全采用标准单元设计,最高频率可达到2.4GHz,抖动性能达到ps级别。

关键词:全数字锁相环低抖动可综合

单位:上海高性能集成电路设计中心 上海210000

注:因版权方要求,不能公开全文,如需全文,请咨询杂志社

计算机工程与科学

北大期刊

¥624.00

关注 46人评论|5人关注