摘要:针对现有的哈希算法硬件架构仅实现少量几种算法的问题,设计了一种可实现SM3,MD5,SHA-1以及SHA-2系列共7种哈希算法的可重构IP,以满足同一系统对安全性可选择的需求。通过分析各哈希算法及其运算逻辑的相似性,该设计最大化地重用加法器和寄存器,极大地减少了总的实现面积。此外,该设计灵活可配,可以对内存直接存取。以Altera的Stratix II为FPGA目标器件,其最高频率可达100 MHz,总面积较现有设计减少26.7%以上,且各算法单位面积吞吐率均优于现有设计。
关键词:哈希算法 sm3 md5 sha 基础运算单元
单位:浙江大学超大规模集成电路研究所 浙江杭州310027 中国计量学院光学与电子科技学院 浙江杭州310018 杭州朔天科技有限公司 浙江杭州310012
注:因版权方要求,不能公开全文,如需全文,请咨询杂志社
相关期刊
中国多媒体通信 中国多媒体视讯 中华老年多器官疾病 中国多媒体与网络教学学报·上旬刊 中国多媒体与网络教学学报·下旬刊 中国多媒体与网络教学学报·中旬刊 飞控与探测 国际木业 现代医学与健康研究电子杂志 中国林副特产相关范文
多种教学论文