摘要:众所周知,CMOS电路测试时由漏电流引起的漏电流功耗在测试功耗中处于重要地位,降低测试时的漏电流对于延长需要周期性自测试的便携式系统电池寿命、提高测试的可靠性和降低测试成本都至关重要,文章首先分析了漏电流的组成,和与之相关的晶体管的堆栈效应,然后,我们提出了一种基于测试向量中不确定位(X位)、使用遗传算法优化集成电路测试时漏电流的方法,实验结果证明在组合电路和时序电路测试中该方法能够在不影响故障覆盖率的条件下,有效优化测试时电路的漏电流。
关键词:漏电流 不确定位 遗传算法
单位:合肥工业大学计算机与信息学院; 安徽合肥230009; 中国科学院计算技术研究所先进测试技术实验室; 北京100080
注:因版权方要求,不能公开全文,如需全文,请咨询杂志社