线上期刊服务咨询,发表咨询:400-808-1701 订阅咨询:400-808-1721

基于FPGA的APF控制器的硬件结构优化

舒泽亮; 郭育华; 连级三 电力系统自动化 2006年第18期

摘要:提出一种基于现场可编程门阵列(FPGA)的并联型有源电力滤波器(SAPF)的控制器方案。通过简化算法,使用运算强度简化、折叠结构和流水线等方式优化了控制器的硬件结构和工作频率,并详细讨论了基于同步旋转坐标变换、无限冲击响应(IIR)低通滤波器、三相锁相环和滞环电流跟踪控制的结构设计与优化。全部控制算法在单片FPGA中用硬件描述语言VerilogHDL实现。样机实验结果表明系统的动静态性能都较好,满足高性能SAPF对控制器实时性和准确性的要求。

关键词:并联型有源电力滤波器同步旋转坐标变换iir低通滤波器三相锁相环fpga

单位:西南交通大学电气工程学院; 四川省成都市610031

注:因版权方要求,不能公开全文,如需全文,请咨询杂志社

电力系统自动化

北大期刊

¥1300.00

关注 31人评论|0人关注