线上期刊服务咨询,发表咨询:400-808-1701 订阅咨询:400-808-1721

基于AVR单片机和CPLD的姿态测试系统设计

李慧 翟荣斌 范锦彪 原晓洁 电子测试 2011年第10期

摘要:本系统采用CPLD和AVR单片机作为逻辑控制核心,设计了姿态存储测试系统,以实现姿态信息的采集、编帧和存储。详细介绍了姿态测试系统的工作原理和硬件设计。利用AVR单片机,控制数据的写、读、擦除操作,利用CPLD的逻辑控制功能完善了存储测试系统的各个工作状态,提高了存储测试系统工作的可靠性。验证了该系统可以完成对模拟信号的高速采样和存储。结合CPLD、AVR单片机和Flash存储器的优点,实现了8通道数据的高速采集,其存储容量大、噪声小、功耗低。

关键词:姿态测试cpldavr单片机

单位:中北大学电子测试技术国家重点实验室 山西太原030051

注:因版权方要求,不能公开全文,如需全文,请咨询杂志社

电子测试

省级期刊

¥400.00

关注 42人评论|1人关注