首页 > 期刊 > 电子测试 > 基于FPGA的TIADC并行采样系统设计 【正文】
摘要:介绍一种基于多片ADC的时间交替并行采样设计方法以及在FPGA平台上的实现。着重阐述TIADC并行采样的增益误差、时间误差校正算法及实现。实验结果表明,TIADC并行数据采集系统的结构设计和预处理算法,能较好抑制因相位偏移、时钟抖动等造成的非均匀误差。
关键词:tiadc并行采样技术 时间非均匀误差 farrow结构 ad9224 fpga
单位:四川大学锦江学院
注:因版权方要求,不能公开全文,如需全文,请咨询杂志社
相关期刊
相关范文
省级期刊
¥400.00