线上期刊服务咨询,发表咨询:400-808-1701 订阅咨询:400-808-1721

一种128位高精度浮点乘加部件的研究与实现

张峰 黎铁军 徐炜遐 计算机工程与科学 2009年第02期

摘要:高性能高精度的浮点数值处理一直是科学计算追求的目标。为此,本文研究并实现了一种128位浮点乘加融合计算单元。在乘法模块中,使用分块乘法,复用57位乘法模块,减小了数据宽度。采用三输入前导1预期技术,简化了预编码,缩短了预测电路的延时并减小面积。该模块单元使用Verilog语言实现,用Design Compiler进行逻辑综合,在sirnc0.13μm工艺下频率迭202MHz,关键路径延时为4.93μs,面积约为191000门。

关键词:乘加融合三输入前导1预测浮点部件

单位:国防科技大学计算机学院 湖南长沙410073

注:因版权方要求,不能公开全文,如需全文,请咨询杂志社

计算机工程与科学

北大期刊

¥624.00

关注 46人评论|5人关注