线上期刊服务咨询,发表咨询:400-808-1701 订阅咨询:400-808-1721

占空比优化的1.25GHz CMOS锁相环

马卓 郭阳 谢伦国 计算机工程与科学 2012年第02期

摘要:半速率高速串行接口同时使用时钟的正/负边沿作为发送数据的定时基准,数据码元的定时长度直接由时钟的占空比决定,因此锁相环的输出时钟的占空比显得尤为重要。本文基于0.13μmCMOS工艺设计实现了一款1.25GHz的高频锁相环。该锁相环基于环形振荡器结构,使用互补相位调节技术实现输出时钟的占空比平衡。流片测试结果表明,该锁相环能够稳定输出1.25GHz的高频时钟,实测输出时钟的占空比能够稳定在49.86%~52.89%的范围内,平均占空比为51.21%。

关键词:半速率高速串行接口锁相环占空比平衡互补相位调节

单位:国防科学技术大学计算机学院 湖南长沙410073

注:因版权方要求,不能公开全文,如需全文,请咨询杂志社

计算机工程与科学

北大期刊

¥624.00

关注 46人评论|5人关注