线上期刊服务咨询,发表咨询:400-808-1701 订阅咨询:400-808-1721

基于逻辑设计的高速CRC并行算法研究及其FPGA实现

毕占坤; 张羿猛; 黄芝平; 王跃科 仪器仪表学报 2007年第12期

摘要:循环冗余校验码作为一种检出概率高并且易于实现的检错码,被广泛应用于通信及测控领域。本文首先简要介绍了循环冗余校验的基本原理,然后从CRC串行实现的电路结构出发,通过严密的理论推导,得出了基于逻辑设计的高速CRC并行实现递推公式,可适用于并行处理位宽小于等于生成多项式阶数和大于生成多项式阶数条件下的并行帧校验应用。最后分别设计了这2种条件下的硬件实现电路,电路的综合结果表明,该方法具有更少的资源占用量和更高的工作频率。

关键词:循环冗余校验高速并行算法现场可编程门阵列

单位:国防科学技术大学机电工程与自动化学院; 长沙410073

注:因版权方要求,不能公开全文,如需全文,请咨询杂志社

仪器仪表学报

北大期刊

¥1560.00

关注 25人评论|0人关注