线上期刊服务咨询,发表咨询:400-808-1701 订阅咨询:400-808-1721

基于可重构计算系统的矩阵三角化分解硬件并行结构研究

刘书勇 吴艳霞 张博为 张国印 戴葵 电子学报 2015年第08期

摘要:可重构计算系统成为加速计算密集型应用的重要选择之一.在众多受到关注的计算密集型问题中,矩阵三角化分解作为典型的基础类应用始终处于研究的核心地位,在求解线性方程组、求矩阵特征值等科学与工程问题中有重要的研究价值.本文面向矩阵三角化分解中共有的三角化计算过程,通过分析该过程的线性计算规律,提出一种适于硬件并行实现的子矩阵更新同一化算法及矩阵三角化计算FPGA(Field ProgrammableGate Array)并行结构.针对LU矩阵三角化分解在并行结构模板上的高性能实现及优化方法开展了研究.理论分析表明,该算法针对矩阵三角化计算过程具有更高的数据并行性与流水并行性;实验结果表明,与通用处理器的软件实现相比,根据该算法实现的矩阵三角化分解FPGA并行结果在关键计算性能上可以取得10倍以上的加速比.

关键词:矩阵三角化分解三角化过程并行算法lu分解现场可编程门阵列

单位:哈尔滨工程大学计算机科学与技术学院 黑龙江哈尔滨150001

注:因版权方要求,不能公开全文,如需全文,请咨询杂志社

电子学报

北大期刊

¥1272.00

关注 25人评论|0人关注