线上期刊服务咨询,发表咨询:400-808-1701 订阅咨询:400-808-1721

基于SOPC的大容量高速数据存储系统设计

蒲南江 张娟娟 吴黎慧 李小虎 电子测试 2011年第07期

摘要:当前的先进动态测试系统往往需要高速高精度的采集前端,如何实现对大量实时数据的高速存储成为研究热点。在此背景下本文提出一种实现大容量高速存储系统的设计方案。存储模块是由NANDFlash存储芯片组成的4X4存储阵列,以FPGA为载体的SOPC系统作为存储模块的控制核心。根据NANDFlash芯片结构特性,采用位扩展和并行总线技术,增大了存储系统容量;同时多通道流水线的数据加载方式的实现使Flash的编程时间得到了充分利用。在存储过程中,对4个子存储模块的无效块进行统一标识管理,让CPU能快速准确的定位到有效块地址值,保证存储过程的连续性。本系统能实现存储速度64MB/s,存储容量16GB。

关键词:闪速存储器片上可编程系统大容量高速

单位:中北大学仪器科学与动态测试教育部重点实验室 山西太原030051

注:因版权方要求,不能公开全文,如需全文,请咨询杂志社

电子测试

省级期刊

¥400.00

关注 42人评论|1人关注