摘要:数字下变频是数字接收机中一个重要组成部分,实现将高速ADC转换后的数字信号进行抽取和滤波,得到低速的数字基带信号。针对传统模拟接收机系统带宽较窄,系统体积大,同时缺少灵活性的缺点,本文利用MATLAB的Simulink工具箱结合Altera公司的DspBuilder软件,仿真和设计了一体积较小(只需要一片FPGA)、可灵活配置的中频数字宽带接收机,并进行了FPGA的硬件实现。实验结果表明:设计的数字中频接收机具有系统带宽较宽,体积较小,可以进行灵活的配置,能满足不同的性能要求等优点。
关键词:数字下变频 宽带接收机 可编程逻辑门阵列
单位:中北大学信息探测与处理技术研究所 山西太原030051
注:因版权方要求,不能公开全文,如需全文,请咨询杂志社