线上期刊服务咨询,发表咨询:400-808-1701 订阅咨询:400-808-1721

基于概率CMOS模型的反馈环路的数字电路容错特性分析

李妍; 胡剑浩; 杨泽国 电子与信息学报 2017年第07期

摘要:反馈环路是模拟电路中有效容错的电路结构。反馈电路也因其存储性能而被广泛使用于数字电路的时序电路中,但是反馈电路在数字电路的组合电路的稳定特性鲜少被人研究,尤其是低功耗应用。以马氏随机场为理论的MRF电路以其低功耗下的高稳定性得到研究和关注,但其电路的反馈结构缺乏理论支持和依据,因此马氏随机场电路的容错特性未被清晰得以解释。该文以利用概率CMOS建模概率门来分析MRF核心反馈环NAND-NAND,从理论上证明了反馈电路输出的计算正确概率具有递增且上有界的特点,并数学证明了MRF的核心反馈环电路具有优于传统CMOS电路的容错性能。其理论推导结果与测试结果呈现一致性。

关键词:反馈电路容错概率cmos

单位:f电子科技大学通信抗干扰部级重点实验室; 成都611731

注:因版权方要求,不能公开全文,如需全文,请咨询杂志社

电子与信息学报

北大期刊

¥1272.00

关注 31人评论|2人关注